半导体设备的下一个金矿,藏在封装厂里
先进封装,正成为近日半导体市场的行业热词。一边是光刻机龙头ASML正式把枪口对准先进封装,一边是博通开始出货 3.5D XDSiP 先进封装平台首款 SoC 芯片。
这一系列动作的背后,指向一个清晰的行业共识:摩尔定律步入下半场,单纯依靠制程微缩的路径已然越走越窄。而先进封装,正成为半导体产业未来十年的关键增长极,也是行业核心竞争的全新赛道。
要理解这一变革的必然性,需先穿透先进制程瓶颈下,芯片行业面临的两大核心困局。
01
芯片微缩,走进死胡同
过去半个多世纪,半导体产业的核心叙事始终围绕“晶体管微缩”展开。每一次制程工艺的迭代(从28nm到7nm,再到3nm、2nm),本质都是通过缩小晶体管尺寸,在单一芯片晶圆上集成更多晶体管,从而实现性能提升、功耗降低的“双重红利”。这一逻辑支撑了行业数十年的高速增长,成为芯片产业发展的核心驱动力。
但如今,这条被验证无数次的赛道,已触达不可逾越的天花板。
从物理层面看,当晶体管尺寸逼近原子量级,传统的硅基CMOS技术面临根本性挑战:晶体管栅极漏电问题日益严重,量子隧穿效应导致芯片稳定性大幅下降,信号传输延迟难以优化。即便是目前最先进的3nm工艺,其晶体管密度已接近物理极限,进一步微缩带来的性能增益已呈边际递减——每推进一纳米,所需的技术突破难度呈指数级上升。
02
先进封装的战场,早已泾渭分明
先进封装的核心逻辑,是“异构集成、系统重构”——它不再执着于单芯片的制程精进,而是通过封装级的技术创新,实现多芯片、异质芯片的高效整合,用系统级的全局优化,弥补单芯片的性能短板。
目前全球主流的先进封装技术,主要分为四大路线,每条路线都有自己明确的核心战场、解决的核心矛盾,以及对应的产业格局。
第一条路线,是2.5D/3D封装,该技术也是当前高端算力的核心载体。作为AI大模型、HPC、高端GPU的刚需技术,2.5D/3D封装主攻极致互联带宽与超低延迟,直接决定高端算力芯片的性能释放。
其中,2.5D封装通过中介层实现了高密度互连—— 中介层多采用硅或玻璃材料,通过重布线层(RDL)与硅通孔(TSV)构建精细互连网络,芯片先与中介层键合,再通过中介层连接至基板。硅中介层的布线密度远高于传统有机基板,可实现微米级线宽与线距,大幅缩短芯片间互连距离,使信号带宽提升 3-5 倍,功耗降低 40% 左右;而玻璃中介层凭借更低的介电损耗与更优的热稳定性,成为下一代 2.5D 封装的核心材料方向。典型应用包括 AI 加速卡、高端 GPU(如 NVIDIA H100)、数据中心芯片,台积电 CoWoS、英特尔 EMIB 等技术均是 2.5D 封装的成熟代表,目前已实现大规模量产。
3D 封装则彻底打破平面限制,以“垂直堆叠” 实现集成密度的质的飞跃,是高端封装的核心形态。其核心逻辑是将多片芯片(逻辑芯片、内存芯片等)垂直叠加,通过硅通孔或混合键合技术实现层间直接互连,无需中介层中转 —— 这也是 3D 与 2.5D 封装的本质区别。英特尔Foveros、三星X-Cube技术现已落地,是下一代超算与旗舰AI芯片的核心方向。
这类技术尽管领先,但面临成本高昂、制造工艺复杂的问题,还受制于供应链高度集中(尤其是台积电 CoWoS 产能紧张)带来的产能依赖与生态壁垒。
第二条路线,为Chiplet封装。其核心是将庞大SoC拆分为多个功能芯粒,按需选择最优制程代工,再通过封装整合实现完整功能。比如,将最关键的模块(如计算核心)用先进制程,把I/O、存储等对制程不敏感的模块用成熟制程,从而在整体性能和成本之间取得平衡。AMD便凭借Zen架构Chiplet方案,在x86 CPU市场实现了份额的快速攀升。国内方面,长电科技、通富微电等龙头已实现规模化突破,多款国产Chiplet架构芯片落地。
Chiplet技术虽然实现了灵活的设计和成本优化,但面临着多芯粒集成带来的设计复杂度高、互联标准统一难以及潜在的系统级协同验证风险。
第三条路线,是扇出型封装(Fan-Out)。如果说2.5D/3D是高端专属,扇出型封装就是实现高性能与成本平衡的优选方案,它摒弃传统基板与引线框架,晶圆级直接制造重布线层(RDL),不仅显著缩小了封装体积、提升了散热效率,还提供了比2.5D封装更具竞争力的成本优势。
扇出型封装尽管性价比突出,但在面对极致I/O密度和超大规模集成需求时,其电气性能和设计灵活性相比2.5D/3D封装仍存差距。
第四条路线,是SiP系统级封装。SiP是消费电子、可穿戴设备、物联网、车载电子等碎片化场景的首选,核心满足“小体积、全功能、快落地”需求。通过将处理器、存储、传感器、射频等多类芯片整合进单一封装体,SiP实现完整系统功能,具备研发周期短、适配性强、集成度高的优势,是碎片化需求场景的高性价比方案。苹果iPhone、AirPods全系列大规模采用,国内车载、IoT厂商也依托SiP快速实现产品量产。
虽非参数最顶尖,但SiP是应用范围最广、离终端市场最近的先进封装方案。
03
光刻机,在封装市场“火出圈”了
可以看到,当前的先进封装技术,已彻底脱离传统“组装” 范畴,迈入 “微纳制造” 的高阶阶段。光刻技术正是这一转型的核心支撑。
从技术角度看,晶圆级封装(WLP)直接在整片晶圆上进行封装,需要光刻技术定义布线层,精度要求达到纳米级;Chiplet 封装技术中,不同芯粒的“互连”需要超细线路,必须用光刻技术实现 “凸点”“ 重布线层” 的高精度制造;3D IC 封装技术中,芯片垂直堆叠后,通孔(TSV)的加工也需要光刻辅助定位。
当下的后端光刻市场,长期由佳能主导。如今该领域的竞争正在变得愈发激烈。据悉,ASML已开始供应其先进封装光刻系统Twinscan XT:260,首批出货始于2025年底。XT:260具备更高的吞吐量,称其生产率高达传统系统的四倍。该设备可以处理厚度在0.775到1.7毫米之间的基板,还能缓解因多芯片贴装引起的高达1毫米的翘曲。
尼康(Nikon)则计划于 2027 年 3 月切入该赛道,届时将形成佳能、ASML、尼康三方竞逐的市场格局,技术路线与成本控制的竞争将进一步激化。
AI 算力需求的爆发式增长成为封装光刻设备需求的核心驱动力。AI 处理器通过 2.5D/3D 封装将GPU与HBM深度集成,以突破存储带宽瓶颈,这一架构对中介层(interposer)的线路精度提出纳米级要求。台积电 CoWoS 封装产能的快速扩张印证了这一趋势:其月产能从 2024 年的 3.5 万片晶圆跃升至 2025 年底的 7 万片,预计 2026 年底将达到 13 万片,而英伟达、AMD 等头部客户的集中下单,直接推动了对高精度中介层光刻系统的需求激增。值得注意的是,随着封装尺寸持续扩大,制造商正从传统圆形硅晶圆转向矩形基板,以降低材料损耗率,这对光刻设备的基板适配性与制程灵活性提出了更高要求。
推荐文章
-
近期,行业两大巨头台积电与三星电子相继宣布调整其成熟制程产能,特别是逐步缩减乃至关闭部分8英寸(200mm)晶圆产线。台积电已明确通知客户,将优化资源配置,并计划在2027年实现部分8英寸厂区的全面停产。三星电子亦步亦趋,被报道计划于年内关闭位于韩国器兴园区的一座8英寸工厂,以聚焦于12英寸产线。 市场研究机构TrendForce(集邦咨询)预测:2025年全球8英寸晶圆产能预计将首次出现约0.3%的负增长,而到了2026年,在两大龙头持续减产的影响下,产能缩减幅度预计将扩大至2.4%。然而,与产能收缩形成鲜明对比的是,市场却传出了截然不同的信号——部分晶圆代工厂已通知客户,计划在2026年将8英寸代工价格上调5%至20%不等。 巨头转身,新的考量 从经济效益来看,12 英寸(300mm)晶圆对比 8 英寸晶圆,有着难以比拟的成本优势。一片 12 英寸晶圆的面积约为 8 英寸晶圆的 2.25 倍,在相近的制造流程下,能产出更多芯片,大幅降低单位芯片的制造成本。对于追求规模效应和利润最大化的行业巨头来说,把有限的厂房空间、洁净室资源、技术团队乃至能源配额...
-
芝能智芯出品 2025年下半年,围绕安世半导体控制权与供应链的博弈,让全球汽车产业对供应链的问题感受深刻,上游芯片供应被地缘影响,“全球化最优分工”可以在几周内失效。 现在安世中国子全面切换国产晶圆供应链,本土晶圆厂接棒车规级IGBT与MOSFET生产,中国功率半导体越来越完整了。 Part 1安世中国切换国产供应链 安世中国自2026年起IGBT晶圆全面切换国产供应链,是功率半导体本土化进程中的一个标志性事件。 安世半导体是从荷兰发展起来的,20世纪50年代,飞利浦在奈梅亨布局半导体; 2006年半导体业务独立成恩智浦; 2017年,恩智浦又把标准产品事业部剥离出来,成立安世半导体,专注分立器件、MOSFET、IGBT 等功率半导体。 2018—2020年,闻泰科技分三步合计投入约338亿元实现100%控股,并把东莞基地扩建成年产能750亿颗的核心制造中心,欧洲的技术平台叠加中国的产能与市场,也是一种互惠互利的发展模式。 但2025年9月之后,荷兰政府发布部长令,冻结资产、限制投票权、暂停中国籍CEO职务,随后在10月切断对东莞的...
-
2026年开年的半导体行业,被密集的涨价通知按下了“加速键”。其中,国内三家核心芯片企业接连抛出调价函,成为开年涨价潮中最受关注的行业信号。1月30日,国内模拟及数模混合集成电路设计企业必易微发布产品调价通知:受上游原材料持续涨价、产能紧缺影响,为保障供应链稳定与产品交付,必易微公司即日起上调全系列产品价格,具体型号及涨幅将由销售团队与客户一对一沟通。 1月27日,中微半导体发布了“涨价通知函”,宣布于即日起对MCU、Nor flash等产品进行价格调整,涨价幅度15%~50%。对于涨价的原因,中微半导体和国科微的解释相似。 1月25日晚间,中微半导发布的业绩预告显示,经财务部门初步测算,预计公司 2025 年年度实现营业收入11.22亿元左右,同比增长 23.07%左右。预计 2025 年年度实现归属于母公司所有者的净利润2.84亿元左右,同比暴涨107.55%左右;归属于母公司所有者扣除非经常性损益后的净利润 1.69亿元左右,同比大涨85.36%左右。 国内企业的涨价并非孤立事件,全球半导体巨头早已开启涨价模式,尤其是模拟芯片领域,两大龙...
