美国不准三星、SK海力士抢美光的市场?网友:让国产厂商来抢

作者: 上海桐烨
发布于: 2023-04-27 13:34

近日,有媒体报道称,美国就半导体议题向韩国施压:如果中国禁止存储芯片制造商美光科技销售芯片,美国则要求韩国敦促其芯片制造商不要填补中国的任何市场空白。

大家知道,之前我国对美光启动了安全审查,大家猜测最严重的情况是,中国可能会禁售美光的存储芯片。

而美光2022年在中国还销售了33亿美元左右的芯片,所以一旦美光被禁售,这33亿美元的市场就空出来了,所以美国希望一旦真的事情发生了,那么三星、SK海力士等厂商别抢这部分空出来的市场。当然,这件事情真假不知。不过当网上传出这则消息时,网友们的反应乐了,都表示称,三星、SK海力士赶紧放开美光空出来的市场,让国产厂商长江存储+长鑫存储来抢。

那么美光空出来的市场,国产厂商能不能抢到?当然是能够抢的。

在NAND闪存方面,长江存储能够顶上,在技术上,长江存储已经量产了232层3D NAND存储,完全不输给美光。目前在SSD市场,长江存储的产品,也不输给美光的产品,所以顶上完全没问题,一旦美光市场空出来了,三星、SK海力士不抢,当然长江存储就笑纳了。按照机构的预测,目前长江存储在NAND市场的份额,已经达到了7%左右,一旦再抢点美光的市场,就有可能超过10%,然后排名全球第五,超过美光了。

分享

推荐文章

  • 2026-04-08
    上海桐烨
    近期,行业两大巨头台积电与三星电子相继宣布调整其成熟制程产能,特别是逐步缩减乃至关闭部分8英寸(200mm)晶圆产线。台积电已明确通知客户,将优化资源配置,并计划在2027年实现部分8英寸厂区的全面停产。三星电子亦步亦趋,被报道计划于年内关闭位于韩国器兴园区的一座8英寸工厂,以聚焦于12英寸产线。 市场研究机构TrendForce(集邦咨询)预测:2025年全球8英寸晶圆产能预计将首次出现约0.3%的负增长,而到了2026年,在两大龙头持续减产的影响下,产能缩减幅度预计将扩大至2.4%。然而,与产能收缩形成鲜明对比的是,市场却传出了截然不同的信号——部分晶圆代工厂已通知客户,计划在2026年将8英寸代工价格上调5%至20%不等。 巨头转身,新的考量 从经济效益来看,12 英寸(300mm)晶圆对比 8 英寸晶圆,有着难以比拟的成本优势。一片 12 英寸晶圆的面积约为 8 英寸晶圆的 2.25 倍,在相近的制造流程下,能产出更多芯片,大幅降低单位芯片的制造成本。对于追求规模效应和利润最大化的行业巨头来说,把有限的厂房空间、洁净室资源、技术团队乃至能源配额...
  • 2026-04-08
    上海桐烨
    芝能智芯出品 2025年下半年,围绕安世半导体控制权与供应链的博弈,让全球汽车产业对供应链的问题感受深刻,上游芯片供应被地缘影响,“全球化最优分工”可以在几周内失效。 现在安世中国子全面切换国产晶圆供应链,本土晶圆厂接棒车规级IGBT与MOSFET生产,中国功率半导体越来越完整了。 Part 1安世中国切换国产供应链 安世中国自2026年起IGBT晶圆全面切换国产供应链,是功率半导体本土化进程中的一个标志性事件。 安世半导体是从荷兰发展起来的,20世纪50年代,飞利浦在奈梅亨布局半导体; 2006年半导体业务独立成恩智浦; 2017年,恩智浦又把标准产品事业部剥离出来,成立安世半导体,专注分立器件、MOSFET、IGBT 等功率半导体。 2018—2020年,闻泰科技分三步合计投入约338亿元实现100%控股,并把东莞基地扩建成年产能750亿颗的核心制造中心,欧洲的技术平台叠加中国的产能与市场,也是一种互惠互利的发展模式。 但2025年9月之后,荷兰政府发布部长令,冻结资产、限制投票权、暂停中国籍CEO职务,随后在10月切断对东莞的...
  • 2026-04-08
    上海桐烨
    先进封装,正成为近日半导体市场的行业热词。一边是光刻机龙头ASML正式把枪口对准先进封装,一边是博通开始出货 3.5D XDSiP 先进封装平台首款 SoC 芯片。 这一系列动作的背后,指向一个清晰的行业共识:摩尔定律步入下半场,单纯依靠制程微缩的路径已然越走越窄。而先进封装,正成为半导体产业未来十年的关键增长极,也是行业核心竞争的全新赛道。 要理解这一变革的必然性,需先穿透先进制程瓶颈下,芯片行业面临的两大核心困局。 01 芯片微缩,走进死胡同 过去半个多世纪,半导体产业的核心叙事始终围绕“晶体管微缩”展开。每一次制程工艺的迭代(从28nm到7nm,再到3nm、2nm),本质都是通过缩小晶体管尺寸,在单一芯片晶圆上集成更多晶体管,从而实现性能提升、功耗降低的“双重红利”。这一逻辑支撑了行业数十年的高速增长,成为芯片产业发展的核心驱动力。 但如今,这条被验证无数次的赛道,已触达不可逾越的天花板。 从物理层面看,当晶体管尺寸逼近原子量级,传统的硅基CMOS技术面临根本性挑战:晶体管栅极漏电问题日益严重...