英特尔证实芯片上涨10%-20%,涨价原因令人唏嘘!

作者: 上海桐烨
发布于: 2023-05-26 15:42

为了遏制生产成本的持续上涨,这家美国芯片巨头英特尔今天透露,它已开始通知客户其计划提高其众多芯片产品的价格。

根据日经亚洲报道,这家芯片制造商透露,它已通知客户,由于成本上升,它将在今年晚些时候提高其大部分微处理器和外围芯片产品的价格。

根据该报告,这家芯片制造商计划在今年秋季提高旗舰产品的价格,例如主导市场的服务器和计算机中央处理器,以及包括 Wi-Fi 和其他芯片在内的各种其他产品的价格。

同时,据英特尔高管称,由于生产和材料成本上升,价格上涨是必要的。增幅尚未最终确定,不同类型的芯片可能有所不同,但其中一位人士表示,增幅可能从较低的个位数增长到在某些情况下超过 10% 和 20%。

英特尔的举动恰逢美国和世界各地的通货膨胀加剧。美国 6 月份消费者价格上涨 9.1%,创 40 年新高。然而,尽管不断上涨的商品、材料、运输和劳动力成本都给芯片行业带来了压力,但通货膨胀也给消费者支出的前景蒙上了一层阴影,使得定价决策尤其困难。

同样,今年早些时候对智能手机、个人电脑、电视和游戏机的需求放缓,设备制造商表示未售出的库存正在增加。三星电子已指示其供应商停止运送其多种产品。包括宏碁和华硕电脑在内的许多英特尔主要 PC 客户都公开表达了对经济下滑的担忧。

此外,信越化学、Sumco、昭和电工等芯片材料供应商均已告知客户,其价格将至少上涨20%。全球第三大晶圆材料制造商 GlobalWafers 的首席执行官 Doris Hsu 最近证实,该公司正在为芯片制造客户提高价格。

另一方面,从英特尔今年4月28日的第一季度财报电话会议上,也首次暗示了这一举措。

分享

推荐文章

  • 2026-04-08
    上海桐烨
    近期,行业两大巨头台积电与三星电子相继宣布调整其成熟制程产能,特别是逐步缩减乃至关闭部分8英寸(200mm)晶圆产线。台积电已明确通知客户,将优化资源配置,并计划在2027年实现部分8英寸厂区的全面停产。三星电子亦步亦趋,被报道计划于年内关闭位于韩国器兴园区的一座8英寸工厂,以聚焦于12英寸产线。 市场研究机构TrendForce(集邦咨询)预测:2025年全球8英寸晶圆产能预计将首次出现约0.3%的负增长,而到了2026年,在两大龙头持续减产的影响下,产能缩减幅度预计将扩大至2.4%。然而,与产能收缩形成鲜明对比的是,市场却传出了截然不同的信号——部分晶圆代工厂已通知客户,计划在2026年将8英寸代工价格上调5%至20%不等。 巨头转身,新的考量 从经济效益来看,12 英寸(300mm)晶圆对比 8 英寸晶圆,有着难以比拟的成本优势。一片 12 英寸晶圆的面积约为 8 英寸晶圆的 2.25 倍,在相近的制造流程下,能产出更多芯片,大幅降低单位芯片的制造成本。对于追求规模效应和利润最大化的行业巨头来说,把有限的厂房空间、洁净室资源、技术团队乃至能源配额...
  • 2026-04-08
    上海桐烨
    芝能智芯出品 2025年下半年,围绕安世半导体控制权与供应链的博弈,让全球汽车产业对供应链的问题感受深刻,上游芯片供应被地缘影响,“全球化最优分工”可以在几周内失效。 现在安世中国子全面切换国产晶圆供应链,本土晶圆厂接棒车规级IGBT与MOSFET生产,中国功率半导体越来越完整了。 Part 1安世中国切换国产供应链 安世中国自2026年起IGBT晶圆全面切换国产供应链,是功率半导体本土化进程中的一个标志性事件。 安世半导体是从荷兰发展起来的,20世纪50年代,飞利浦在奈梅亨布局半导体; 2006年半导体业务独立成恩智浦; 2017年,恩智浦又把标准产品事业部剥离出来,成立安世半导体,专注分立器件、MOSFET、IGBT 等功率半导体。 2018—2020年,闻泰科技分三步合计投入约338亿元实现100%控股,并把东莞基地扩建成年产能750亿颗的核心制造中心,欧洲的技术平台叠加中国的产能与市场,也是一种互惠互利的发展模式。 但2025年9月之后,荷兰政府发布部长令,冻结资产、限制投票权、暂停中国籍CEO职务,随后在10月切断对东莞的...
  • 2026-04-08
    上海桐烨
    先进封装,正成为近日半导体市场的行业热词。一边是光刻机龙头ASML正式把枪口对准先进封装,一边是博通开始出货 3.5D XDSiP 先进封装平台首款 SoC 芯片。 这一系列动作的背后,指向一个清晰的行业共识:摩尔定律步入下半场,单纯依靠制程微缩的路径已然越走越窄。而先进封装,正成为半导体产业未来十年的关键增长极,也是行业核心竞争的全新赛道。 要理解这一变革的必然性,需先穿透先进制程瓶颈下,芯片行业面临的两大核心困局。 01 芯片微缩,走进死胡同 过去半个多世纪,半导体产业的核心叙事始终围绕“晶体管微缩”展开。每一次制程工艺的迭代(从28nm到7nm,再到3nm、2nm),本质都是通过缩小晶体管尺寸,在单一芯片晶圆上集成更多晶体管,从而实现性能提升、功耗降低的“双重红利”。这一逻辑支撑了行业数十年的高速增长,成为芯片产业发展的核心驱动力。 但如今,这条被验证无数次的赛道,已触达不可逾越的天花板。 从物理层面看,当晶体管尺寸逼近原子量级,传统的硅基CMOS技术面临根本性挑战:晶体管栅极漏电问题日益严重...